Conversor Binario a BCD
Imagen del diseño del conversor binario a BCD en schematics de Xilinx
Imagen de la implementación en FPGA (Aval Docente)
DESCRIPCION DEL LABORATORIO
Visualizar los diferentes números y caracteres en hexadecimal sobre el display de la FPGA mediante un conversor Binario a BCD. El laboratorio se desarrolla a través de descripción de hardware en VHDL con la aplicación Xilinx ISE Design.
Primero se crea un esquemático, a continuación mediante la aplicación Boole se genera la tabla de verdad con lógica verdadera utilizando 4 entradas y 7 salidas. En las entradas se asignan las diferentes combinaciones en binario del 0 al 15 y en las salidas los valores necesarios para mostrar cada número o carácter. En nuestra FPGA las entradas son 4 switch y las salidas son los 7 segmentos del display. Luego de crear la tabla de verdad se genera el código VHDL igualmente con la aplicación Boole el cual se copia dentro de la descripción de hardware. Después se asignan los nombres de las entradas y salidas y se niega cada una de las salidas teniendo en cuenta que los display son de ánodo común. Por último se copia el archivo UCF asignando las entradas y salidas correspondientes de la tarjeta FPGA, se compila, genera el programa y se transfiere a la tarjeta.